Table des matières
Schéma Bloc du
MC9S12XS128 |
1 |
Les registres du CPU et les vecteurs
d'interruption |
2 |
Mapping de la mémoire et aperçu de l'ensemble des
ports |
3 |
Les ports PORA, PORB, DDRA, DDRB, PORT E, DDRE |
4 |
Les ports PUCR, DDRIV, ECLKCTL, IRQCR |
5 |
Les ports Timer PTT, PTIT, DDRT, RDRT, PERT, PTST,
PTTRR |
6 |
Ports à drain ouvert PTS, PTIS; DDRS, RDRS, PERS,
PPSS, WOMS, MODDR |
7 |
Les ports à interruptions ; PTP, PTIP, DDRP, RDRP,
PERP, PPSP, PIEP, PIFP |
8 |
Résumé de l'état des ports |
9 |
Les ports utilisés pour les liaisons
série , la conversion AN et NA, les timers, sont décrits dans l'étude de ces matières en
tant qu'application
|